Table des matières:
Définition - Que signifie Packet Buffer?
Un tampon de paquets est un espace mémoire mis de côté pour stocker des paquets en attente de transmission sur des réseaux ou pour stocker des paquets reçus sur des réseaux. Ces espaces mémoire sont situés dans une carte d'interface réseau (NIC) ou dans l'ordinateur qui contient la carte.
Les paquets sont stockés temporairement pendant la transmission des informations pour créer une réserve à utiliser pendant les retards de transmission des paquets ou lors d'une demande de retransmission. La mise en mémoire tampon des paquets dans les systèmes multimédias réduit les effets des retards de paquets et de la perte de paquets pour la diffusion en continu. La mise en mémoire tampon fournit le temps nécessaire pour synchroniser les paquets et demander et remplacer ceux perdus pendant la transmission.
Techopedia explique Packet Buffer
Les tampons de paquets sont normalement situés dans les appareils récepteurs, bien que dans certains cas, ils soient utilisés dans les appareils émetteurs pour permettre la sélection et la retransmission rapides des paquets demandés par les appareils à l'extrémité réceptrice.
Les paquets pour chaque application sont multiplexés en flux uniques. Un algorithme de gestion de la mémoire tampon de paquets détermine si un paquet doit être accepté ou rejeté. Les paquets acceptés sont placés dans des files d'attente logiques premier entré, premier sorti (FIFO), où chaque application a sa propre file d'attente dans des tampons de paquets. Un paquet accepté reste dans le tampon jusqu'à ce qu'une application le récupère. Les paquets nouvellement arrivés sont rejetés lorsque le tampon est plein.
Un tampon de paquets parallèle incorpore un module de mémoire à mémoire vive dynamique (DRAM) individuel afin d'émuler un tampon de mémoire commun, où chaque module a la même taille, la même largeur de données et le même temps d'accès. La quantité totale de données mises en mémoire tampon est la capacité de mise en mémoire tampon globale de chaque module de mémoire. Les opérations de lecture et d'écriture sont effectuées de manière pipeline dans des modules de mémoire individuels. Tandis qu'un paquet est écrit dans un autre module de mémoire, les paquets nouvellement arrivés sont écrits dans des modules qui ne sont pas actuellement accessibles. L'accès en pipeline et simultané aux modules de mémoire individuels augmente la bande passante globale, réduisant les charges dans la mémoire individuelle.
